IEMN
  • Home
  • News
    • IEMN Newsletters
    • M2-Ingé Internships
    • Job offers
    • All news
  • The Institute
    • Presentation
    • Organization of the institute
    • The Scientific Department
    • The Technological Department
    • Administrative and financial management
    • Rules of procedure
    • Our commitments
  • The Research
    • Scientific departments
      • Nanostructured Materials and Components
      • Micro / nano optoelectronics
      • Telecommunications Technologies and Intelligent Systems
      • Acoustic
    • Research groups
    • Flagship
  • Scientific Production
    • IEMN publications
    • Scientific production resources
  • The platforms
    • CMNF - Central Platform for Micro Nano Manufacturing
      • Engraving and implantation pole
      • In Line Analysis Unit
      • Soft Lithography and Bio Microfluidics
      • Deposits and epitaxy division
      • Lithography Unit
      • Packaging Division
      • CMNF Staff
    • PCMP - Multi-Physics Characterization Platform
      • Scanning Probe Microscopy Facility
      • Hyperfrequency, Optical and Photonic Characterization (CHOP)
      • Advanced Communications Systems and Prototyping cluster (SigmaCOM)
      • Characterisation, ElectroMagnetic Compatibility and Prototyping Centre (C2EM)
      • PCMP Staff
    • Services offered by our platforms
  • Partnership - Valuation
    • Academic Collaborations
    • ANR Projects
    • Main international collaborations
    • Industrial partnerships
    • The joint IEMN-Industry laboratories
    • Startups
  • Research Training
    • After the thesis
      • Do a post-doc at the IEMN
      • Towards the world of business and industry
      • Become a teacher-researcher
      • Become a Researcher
      • Starting a business at IEMN
      • FOCUS on a SATT engineer from the IEMN
    • A thesis at IEMN
      • Thesis and HDR defenses
      • Thesis topics
      • Financing
      • Doctoral studies
    • Master - Engineer
      • Masters ULille
        • Master Life Sciences and Technologies graduate programme
        • Master Nanosciences and Nanotechnologies - Speciality ETECH
        • Master Networks and Telecommunications
      • UPHF-INSA Masters
        • Master in Embedded Systems and Mobile Communications Engineering
        • Master Cyber Defense and Information Security
        • Master in Materials, Control and Safety
        • Master in Image and Sound Systems Engineering
      • Partner/Tutoring Engineering Schools
      • M2-Ingé Internships
    • The Lille branch of the GIP-CNFM
    • Nano-École Lille
  • Contact Us
    • Location
    • Contact form
    • Annuaire Intranet
    • « Suivez-nous »
  • Our support
  • fr_FR
  • Rechercher
  • Menu Menu
NEWS

Adrien Bidaud 8/12/2025 – « Optimisation des procédés de fabrication pour le développement de transistors de puissance en GaN »

Adrien BIDAUD

Le 8 décembre 2025 à 14h00
Amphithéâtre LCI

Jury :
  • Rapporteur : Jérôme Billoue, Professeur des universités, Université de Tours

  • Rapporteur : Frédéric Morancho, Professeur des universités, Université Paul Sabatier Toulouse

  • Examinatrice:  Isabelle Sagnes, Directrice de la recherche CNRS, C2N

  • Examinateur:  Thierry Boudet, Expert technologies semiconducteurs WBG, Soitec

  • Directeur de thèse : Farid Medjdoub, Chargé de recherche CNRS, IEMN

  • Co-directeur de thèse : Katir Ziouche, Professeur des universités, Université de Lille

Summary:

La demande en énergie électrique et en densité de conversion de puissance ne cesse de croître, les dispositifs en silicium conventionnels atteignent leurs limites physiques et de performance. Les semiconducteurs à large bande interdite offrent une voie d’évolution. Parmi eux, le GaN combine un champ électrique critique élevé et une grande mobilité électronique avec des architectures de dispositifs permettant des convertisseurs compacts, haute fréquence et économes en énergie. Ma thèse étudie la conception et l’optimisation des transistors de puissance au nitrure de gallium (GaN), en se concentrant sur les transistors latéraux à haute mobilité électronique (HEMTs) et les MOSFETs verticaux à tranchée (V-T-MOSFETs). L’objectif est d’obtenir un fonctionnement robuste et fiable dans la gamme 600–1200 V tout en maintenant une haute efficacité et une commutation rapide.
Le chapitre 1 présentera les technologies de la conversion de puissance actuelles, basé sur le silicium, et expliquera en quoi de nouveaux matériaux, en particulier le GaN, permettrait d’améliorer les perfomances de ces composants grâce à ses propriétés exceptionnelles en termes de champ de claquage, de mobilité des porteurs et de capacité en fréquence. Je présenterai également l’état actuel du marché et de la recherche sur les composants GaN pour la conversion, en passant en revue l’état de l’art des familles de dispositifs latéraux et verticaux.
Le chapitre 2 se concentrera sur l’optimisation des HEMTs GaN latéraux. En combinant des simulations TCAD et la fabrication de prototypes, l’influence de paramètres clés de conception — tels que la concentration en carbone dans le buffer et la composition de la back barrière — est étudiée. Une attention particulière est portée aux HEMTs GaN sur substrats saphir, optimisés en vue d’une voie d’intégration verticale innovante basée sur la technique d’exfoliation étudiée par simulation. La caractérisation expérimentale valide les tendances simulées et propose des lignes directrices de conception pour atténuer le piégeage et améliorer les performances dynamiques.
Le chapitre 3 traite du développement des architectures GaN verticales, en présentant la conception, la fabrication et la caractérisation de V-T-MOSFETs GaN sur silicium. Des techniques de terminaison de bord, incluant l’implantation de fluor et la recroissance de p-GaN, sont évaluées par simulation. Un procédé complet de fabrication d’un transistor vertical GaN-on-Si est développé, et les dispositifs obtenus sont évalués électriquement afin de mettre en évidence à la fois leur potentiel et leurs limitations actuelles.
Le chapitre 4 explore des stratégies d’optimisation futures pour les dispositifs GaN verticaux, incluant la gravure à faible endommagement, l’arrondissement des angles et l’ingénierie du diélectrique de grille pour supprimer la concentration du champ électrique et le piégeage d’interface. Des méthodes visant à améliorer la robustesse, telles que les grilles protégées par une région p (p-shielded gates) et les anneaux de garde (guard rings), sont également discutées. Ces approches décrivent les exigences nécessaires pour des transistors GaN fiables et haute tension destinés aux applications automobiles, aux énergies renouvelables et aux réseaux électriques. »

  

Abstract:
« As the demand for electrical energy and power-conversion density continues to increase, conventional silicon devices are reaching their physical and performance limits. Wide bandgap semiconductors offer a path forward. Among them, GaN combines a high critical electric field and high electron mobility with device architectures that enable compact, high-frequency, and energy-efficient converters. My thesis investigates the design and optimization of gallium nitride (GaN) power transistors, focusing on lateral high-electron-mobility transistors (HEMTs) and vertical trench MOSFETs (V-T-MOSFETs). The objective is to achieve robust and reliable operation in the 600–1200 V range while maintaining high efficiency and fast switching.
Chapter 1 will present current power-conversion technologies based on silicon and explain how new materials—particularly GaN—can improve device performance thanks to their exceptional properties in terms of breakdown field, carrier mobility, and frequency capability. I will also present the current state of the market and research on GaN power devices for conversion, reviewing the state of the art for both lateral and vertical device families.
Chapter 2 will focus on the optimization of lateral GaN HEMTs. Combining TCAD simulations with prototype fabrication, the influence of key design parameters—such as buffer carbon concentration and back-barrier composition—is investigated. Particular attention is given to GaN HEMTs on sapphire substrates, optimized with a view to an innovative vertical-integration pathway based on an exfoliation technique studied through simulation. Experimental characterization validates the simulated trends and provides design guidelines to mitigate trapping and improve dynamic performance.
Chapter 3 addresses the development of vertical GaN architectures, presenting the design, fabrication, and characterization of GaN V-T-MOSFETs on silicon. Edge-termination techniques, including fluorine implantation and p-GaN regrowth, are evaluated through simulation. A complete fabrication process for a vertical GaN-on-Si transistor is developed, and the resulting devices are electrically benchmarked to highlight both their potential and their current limitations.
Chapter 4 explores future optimization strategies for vertical GaN devices, including low-damage etching, corner rounding, and gate-dielectric engineering to suppress electric-field crowding and interface trapping. Methods aiming to improve device ruggedness, such as p-shielded gates and guard rings, are also discussed. These approaches outline the requirements for reliable, high-voltage GaN transistors intended for automotive, renewable-energy, and grid applications. »
Logo
Cité Scientifique
Avenue Henri Poincaré
CS 60069
59 652 Villeneuve d'Ascq Cedex, France
Tel : 03 20 19 79 79
CNRS Logo University of Lille Logo University Polytech Logo Junia Logo Centrale Lille Logo Renatech Logo RFnet Logo
Site map
Copyright Service ECM et pôle SISR 2024
  • Scientific production
  • Legal information
  • Privacy policy
Faire défiler vers le haut
fr_FR
fr_FR
en_GB
We use cookies to ensure you have the best experience on our website. If you continue to use this site, we will assume that you are happy with it.