IEMN
  • Accueil
  • Actualités
    • Newsletters de l’IEMN
    • Offres de Stages M2-Ingé
    • Les offres d’emplois
    • Toutes les actualités
  • L’Institut
    • Présentation
    • Organisation de l’institut
    • La Direction Scientifique
    • La Direction Technologique
    • La direction administrative et financière
    • Règlement intérieur
    • Nos engagements
  • La Recherche
    • Les départements scientifiques
      • Matériaux Nanostructures et Composants
      • Micro/nano et optoélectronique
      • Technologies des télécommunications et Systèmes intelligents
      • Acoustique
    • Les groupes de recherche
    • Les projets phares
  • Production Scientifique
    • Publications IEMN
    • Ressources production scientifique
  • Les plateformes
    • CMNF – Plateforme Centrale de Micro Nano Fabrication
      • Pôle Gravure et implantation
      • Pôle Analyse In Line
      • Pôle Soft Lithographie et Bio Microfluidique
      • Pôle Dépôts et épitaxie
      • Pôle Lithographie
      • Pôle Packaging
      • Staff CMNF
    • PCMP – Plateforme de Caractérisation Multi-Physique
      • Pôle Microscopie en Champ Proche (PCP)
      • Pôle Caractérisation Hyperfréquence, Optique et Photonique (CHOP)
      • Pôle Systèmes de COMmunications avancées et prototypage (SigmaCOM)
      • Pôle Caractérisation et Compatibilité ElectroMagnétique et prototypage (C2EM)
      • Staff PCMP
    • Prestations proposées par nos plateformes
  • Partenariat – Valorisation
    • Les Collaborations Académiques
    • Projets ANR
    • Principales collaborations internationales
    • Les partenariats industriels
    • Les laboratoires communs IEMN-Industrie
    • Les startups
  • La Formation à la Recherche
    • L’après-thèse
      • Faire un post-doc à l’IEMN
      • Vers le monde des entreprises et de l’industrie
      • Devenir Enseignant-Chercheur
      • Devenir Chercheur
      • Créer son entreprise à l’IEMN
      • FOCUS sur un ingénieur SATT issu de l’IEMN
    • Une thèse à l’IEMN
      • Soutenances de thèses et HDR
      • Sujets de thèses
      • Les financements
      • Les études doctorales
    • Master – Ingénieur
      • Masters ULille
        • Master Life Sciences and Technologies graduate program
        • Master Nanosciences and Nanotechnologies – Speciality ETECH
        • Master Réseaux et Télécommunications
      • Masters UPHF-INSA
        • Master Ingénierie des Systèmes embarqués et Communications Mobiles
        • Master Cyber-Défense et Sécurité de l’information
        • Master Matériaux, Contrôle, Sécurité
        • Master Ingénierie des Systèmes Images et Sons
      • Écoles Ingé partenaires/tutelles
      • Offres de Stages M2-Ingé
    • Le pôle lillois du GIP-CNFM
    • Nano-École Lille
  • Contact
    • Localisation
    • Formulaire de contact
    • Annuaire
  • Nos soutiens
  • en_GB
  • Rechercher
  • Menu Menu
ACTUALITES

THESE : Sébastien AROULANDA – Co-intégration de HEMT GaN hyperfréquence normally-off avec des normally-on

Sébastien AROULANDA

Soutenance : 16 septembre 2020 à 9h30
Amphithéâtre de l’IEMN – Laboratoire central – Villeneuve d’Ascq

Jury :
  • Christophe GAQUIERE, Professeur, Université de Lille, Directeur de thèse
  • Susana PéREZ SANTOS, Professeur, Université de Salamanque, Examinateur
  • Jean-Marie BLUET, Professeur, INSA Lyon, Rapporteur
  • Jean-Claude DE JAEGER, Professeur, Université de Lille, CoDirecteur de thèse
  • Nathalie MALBERT, Professeur, Université de Bordeaux, Examinateur
  • François JULIEN, Directeur de recherche, Centre de Nanosciences et de Nanotechnologies (C2N), Rapporteur
  • Olivier PATARD, Ingénieur de recherche, Thales III/V lab, Examinateur
  • Nicolas DEFRANCE, Maître de conférences, Université de Lille, Examinateur
Résumé :

Dans le cadre de la fabrication de dispositifs hyperfréquences, la fonctionnalité normally-off présente deux avantages : elle permet d’une part de s’affranchir de la source de tension négative pour les circuits intégrés monolithiques hyperfréquences (Monolithic Microwave Integrated Circuit – MMIC) et, d’autre part, la co-intégration de transistors normally-on et normally-off permettrait de réaliser des circuits logiques.
Ce manuscrit présente les travaux réalisés dans l’objectif de développer un procédé de fabrication de HEMT normally-off compatible avec la fabrication de normally-on, permettant ainsi leur co-intégration au sein de la même puce. Pour cela, deux technologies ont été étudiées : l’une basée sur la combinaison d’un recess de grille, d’une implantation de fluor sous la grille et d’un dépôt d’oxyde de grille et l’autre basée sur la nanostructuration de l’espace source-drain afin des réaliser des FinFET GaN. La première technologie nous as permis d’obtenir des transistors normally-off présentant une tension de seuil d’environ 1,4 V associée à une densité de courant maximale de 1 A/mm. Ces composants, bien que présentant des résultats satisfaisants, souffrent toutefois d’effets de pièges importants qui sont probablement dus à l’oxyde de grille et qui doivent absolument être réduits. La technologie FinFET était quant à elle une première au laboratoire et nécessite encore de nombreuses optimisations. Les transistors ainsi fabriqués présentent cependant des résultats prometteurs avec des topologies entrainant un décalage de la tension de seuil de + 3 V par rapport aux transistors de références et d’autres permettant de quasiment doubler la densité de courant de drain.

Abstract :

In the context of high frequency devices fabrication, normally-off transistors offer two benefits: they eliminate the need of a negative voltage supply in the case of Monolithic Microwave Integrated Circuit (MMIC) and would allow the fabrication of logic circuits if integrated with normally-on HEMT.
This manuscript exposes the work performed to develop a normally-off HEMT fabrication process compatible with the fabrication of normally-on transistors. To achieve this, we studied two technologies: one based on the combination of a gate recess, fluorine implantation under the gate and gate-oxide deposition while the other is based on the nanostructuration of the source-drain region in order to make GaN FinFET. The first process gave us normally-off transistors with threshold voltage of 1,4 V associated with current density of about 1 A/mm. However, these devices suffer from significant trap effects that are probably due to the gate oxide. The FinFET technology we have developed, as a first trial, still needs a lot of optimization but showed promising results. While a topology lead to an increase of the threshold voltage of about + 3 V compared to the reference, an other one lead to a doubling of the current density.

Logo
Cité Scientifique
Avenue Henri Poincaré
CS 60069
59 652 Villeneuve d'Ascq Cedex, France
CNRS Logo University of Lille Logo University Polytech Logo Junia Logo Centrale Lille Logo Renatech Logo RFnet Logo
Plan du site
© Copyright Service ECM et pôle SISR 2024
  • Production scientifique
  • Mentions légales
  • Politique de confidentialité
Faire défiler vers le haut
fr_FR
fr_FR
en_GB
Nous utilisons des cookies pour vous garantir la meilleure expérience sur notre site web. Si vous continuez à utiliser ce site, nous supposerons que vous en êtes satisfait.OKNonPolitique de confidentialité